Лекции по Синхронной цифровой иерархии SDH (СЦИ)   

2. Синхронные цифровые сети на основе технологии SDH

2.2.6. Другие варианты сборки модуля STM-1 по схеме ETSI

Рассмотрим кратко другие варианты сборки модуля ЗТМ-1 по схеме ET3I, рис.2-4. Их всего четыре:

1 - вариант сборки, порожденный трибом Т1 (1.5 Мбит/с), отображаемым на контейнер С-11:

Т1 ->С-11 ->VC-11 -> TU-12 -> TUG-2 -> TUG-3 -> VC-4-> AU-4 -> AUG -> 3TM-1;

2- вариант сборки, порожденный трибом ЕЗ (34 Мбит/с), отображаемым на контейнер С-3:

ЕЗ -> С-3 -> VC-3 ->TU-3 -> TUG-3 -> VC-4 -> AU-4 -> AUG -> ЗТМ-1;

3 - вариант сборки, порожденный трибом ТЗ (45 Мбит/с), отображаемым на контейнер С-3:

ТЗ -> С-3 -> VC-3 -> TU-3 ->TUG-3 -> VC-4 -> AU-4 -^ AUG -> ЗТМ-1;

(формально путь сборки тот-же, что и в предыдущем варианте);

4- вариант сборки, порожденный трибом Е4 (140 Мбит/с), отображаемым на контейнер С-4:

Е4 -> С-4 -> VC-4 -> AU-4 -> AUG -> ЗТМ-1.

Варианты 1 и 3 применяются для обеспечения совместимости с сетями 30NET/3DH, использующими американскую иерархию PDH.

Аналогично предыдущему, с небольшими пояснениями, можно привести итоговые формулы преобразования соответствующих двоичных потоков в схеме мультиплексирования ET3I (символьный (первый) вариант и численный (второй) вариант, где значения приведены в байтах или битах). Формулы для варианта 1 имеют вид:

Здесь поток Т1 формально представлен в виде 24-байтной последовательности. С-11 = 25 байт. VC-11 = 26 байт, так как VC-11 РОН = 1 байт. TU-12 PTR = 1 байт. При преобразовании VC-11 в TU-12 добавляется фиксированное пустое поле F3TU-12 = 9 байт (чего не было в варианте сборки, порожденным Е1) в результате чего формируется такой же по формату фрейм TU-12 (9х4 = 36 байт). Последующий процесс тот-же, что и в варианте сборки, порожденным Е1).

Формулы для варианта 2 имеют вид:

Здесь поток ЕЗ (34368 кбит/с) может быть формально представлен в виде 537-байтной последовательности (34368/64=537), которая дополняется 219 байтами до 756-байтной полезной нагрузки (формат 9х84 байта) виртуального контейнера VC-3. Соответствующая ей скорость 48384 кбит/с принимается за скорость контейнера С-3 [46]. При этом контейнер С-3 преобразуется в VC-3 по общей схеме: VC-3 = VC-3 РОН + PL, где PL - полезная нагрузка, представляемая в виде трех идентичных субфреймовSF (формат 3х84 байта), обозначаемых в [18] как Т1, Т2 и ТЗ. Здесь обозначим их как Т, 2з. чтобы не путать с трибами Тп. В соответствии с [18], полезная нагрузка (символьный вариант) формируется по более сложной схеме:

Здесь VC-3| - информационная часть нагрузки SF (1431 бит), FSyc-з " фиксированное пустое поле SF контейнера VC-3 (573 бита), JCByc-з - биты управления выравниванием SF (2х5 бит), JOByc-з -биты возможного выравнивания SF (2 бита).

В результате численный вариант формирования полезной нагрузки примет вид:

Формулы для варианта 3 имеют вид:

Здесь поток ТЗ (44736 кбит/с) может быть формально представлен в виде 699-байтной последовательности (44736/64=699), которая дополняется 57 байтами до 756-байтной полезной нагрузки (формат 9х84 байта) виртуального контейнера VC-3. При этом структура контейнера С-3 преобразуется в VC-3 по той же схеме, что и в варианте 2): VC-3 = VC-3 РОН + PL, но PL представляется в виде девяти идентичных субфреймов SF (формат 1х84 байта). В соответствии с этим полезная нагрузка (символьный вариант) формируется по схеме:

Здесь используются те же обозначения, что и раньше: VC-3) имеет длину 621 бит, FSyc-з " 43 бита, JCBvc-з - 5 бит, JOBvc-з - 1 бит. Дополнительно в SF резервируются поле ОНСус-з длиной 2 бита для организации в будущем канала связи заголовка.

В результате численный вариант формирования полезной нагрузки примет вид:

Формулы для варианта 4 имеют вид:

Здесь поток Е4 (139264 кбит/с) может быть формально представлен в виде 2176-байтной последовательности (139264/64=2176), которая дополняется 164 байтами до 2340-байтной полезной нагрузки (формат 9х260 байт) виртуального контейнера VC-4. При этом контейнер С-4 преобразуется в VC-4 по аналогичной схеме: VC-3 = VC-3 РОН + PL, но PL представляется в виде девяти идентичных субфреймов SF (формат 1х260 байт), разделенных на 20 блоков по 13 байт каждый. В соответствии с этим полезная нагрузка (символьный вариант) формируется по наиболее сложно формализуемой схеме (рис. 2-Ю):

Обозначения те же: VC-4) - суммарная длина на один SF - 1934 бита (20*12*8 (поля 961) + 8 (байт W) + 6 (байт Z)), FSvc-4 - 1'30 бит (13*8 (байты Y) + 5*5 (байты X) + 1 (байт Z)), JCBx - 5 бит (5*1 - байты X), JOBz - 1 бит (байт Z), ОНСх - 10 бит (5*2 - байты X), байты: W (I I I I I I I I), Х (С R R R R R О О), Y (R R R R R R R R), Z (I I I I I I S R); I - информационный бит, С - бит управления выравниванием, R - бит заполнения пустого поля, О - бит канала связи заголовка, S - бит возможного выравнивания.

В результате численный вариант формирования полезной нагрузки примет вид:

Аналогично могут быть описаны варианты сборки модуля STM-1 по схеме на рис. 2-5. 1 - вариант сборки, порожденный трибом Т1 (1.5 Мбит/с), отображаемым на контейнер С-11:

Т1 ->С-11 -> VC-11 -> TU-11 -> TUG-2 -> VC-3 -> AU-3 -> AUG -> STM-1;

2- вариант сборки, порожденный трибом Е1 (2 Мбит/с), отображаемым на контейнер С-12:

E1 ->С-12 ->VC-12 ->TU-12-> TUG-2 -> VC-3 -> AU-3 -> AUG -> STM-1;

3 - вариант сборки, порожденный трибом Т2 (6 Мбит/с), отображаемым на контейнер С-2:

Т2 -> С-2 -> VC-2 -» TU-2 -> TUG-2 -> VC-3 -> AU-3 -> AUG -> STM-1;

4- вариант сборки, порожденный трибами ЕЗ/ТЗ (34/45 Мбит/с), отображаемыми на контейнер С-3:

ЕЗ/ТЗ ->С-3 -> VC-3 -> AU-3 -> AUG -> STM-1;

5- вариант сборки, порожденный трибом Е4 (140 Мбит/с):

Е4 -> С-3 -> VC-3 -> AU-3 -> AUG -> STM-1.

Сборка модулей STM-1 является одним из основных этапов в структуре мультиплексирования SDH. Для первого уровня синхронной иерархии он является последним этапом мультиплексирования, тогда как для последующих уровней необходимо рассмотреть как из модуля первого уровня собирается модуль требуемого уровня. Это рассмотрено в следующем разделе.



*****
© Банк лекций Siblec.ru
Формальные, технические, естественные, общественные, гуманитарные, и другие науки.